更多“cache和主存构成了(),全由()来实现。”相关问题
  • 第1题:

    从存储器的存取速度上看,由快到慢排列的存储器依次是()。

    A、Cache、主存、硬盘和光盘

    B、主存、Cache、硬盘和光盘

    C、Cache、主存、光盘和硬盘D主存、Cache、光盘和硬盘


    参考答案:A

  • 第2题:

    ●以下对Cache和主存叙述中,不正确的是(30)。

    (30)

    A.Cache大小一般小于主存

    B.Cache的存取速度小于主存

    C.Cache的一个重要指标是命中率

    D.Cache和主存之间地址映射方式包括全相连、直接相连和组相连


    正确答案:B

  • 第3题:

    在多级存储系统中,Cache处在CPU和主存之间,解决(55)问题。若Cache和主存的存取时间分别为T1和T2,Cache的命中率为H,则该计算机实际存取时间为(56)。当CPU向存储器执行读操作时,首先访问Cache,若命中,则从Cache中取出指令或数据,否则从主存中取出,送(57):当CPU向存储器执行写操作时,为了使Cache的内容和主存的内容保持一致,若采用(58)法,则同时写入Cache和主存。由于Cache容量比主存容量小,因此当Cache满时,执行把主存信息向Cache写入,就要淘汰Cache中已有的信息,为了提高Cache的命中率,采用一种(59)替换算法。

    A.主存容量扩充

    B.主存和CPU速度匹配

    C.多个请求源访问主存

    D.BIOS存放


    正确答案:B
    解析:he的主要功能是提供CPU与RAM间的速度匹配问题,存储器效率的计算公式为:HTI+(1-H)T2。为了提高Cache的命中率,我们常采用LRU最近最少使用的替换算法。

  • 第4题:

    下面是关于CPU与主存储器之间的Cache的叙述,其中正确的是( )。

    A.Cache中存放的主存储器中某一部分内容的映象

    B.Cache能由用户直接访问

    C.位于主板上的12 Cache要比与CPU封装在一起的L1 Cache速度快

    D.Cache存储器的功能不全由硬件实现


    正确答案:A

  • 第5题:

    下列存储器按存取速度由快至慢排列,正确的是( )

    A.主存>硬盘>Cache

    B.Cache>主存>硬盘

    C.Cache>硬盘>主存

    D.主存>Cache>硬盘


    正确答案:B

  • 第6题:

    在存储体系中,位于主存与CPU之间的高速缓存(Cache)用于存放主存中部分信息的副本,主存地址与Cache地址之间的转换工作( )。

    A.由系统软件实现
    B.由硬件自动完成
    C.由应用软件实现
    D.由用户发出指令完成

    答案:B
    解析:
    主存地址与Cache地址之间的转换工作是通过硬件来进行的。

  • 第7题:

    下列有关存储器的说法错误的是()。

    A.访问存储器的请求是由CPU发出的
    B.Cache与主存统一编址,即主存空间的某一部分属于Cache
    C.Cache的功能全由硬件实现
    D.Cache~主存层次主要为了解决存储系统的速度问题

    答案:B
    解析:
    Cache中字块保存的是主存中相应字块的副本,Cache是一种高速缓冲存储器,而不是与主存处于同等地位的存储器,故不需要占用主存空间。

  • 第8题:

    在Cache实现的两种写策略中,()的速度快,“写”操作能以Cache存储器速度进行,访存次数少;采用()总能保持Cache和主存内容的一致。


    正确答案:写回法;写直达法

  • 第9题:

    在一个计算机系统中,下列说法正确的是()。

    • A、主存的容量远大于Cache的容量,主存的速度比Cache快
    • B、主存的容量远小于Cache的容量,主存的速度比Cache快
    • C、主存的容量远大于Cache的容量,主存的速度比Cache慢
    • D、主存的容量远小于Cache的容量,主存的速度比Cache慢

    正确答案:C

  • 第10题:

    下列存储器按存取速度由快至慢排列,正确的是()

    • A、主存>硬盘>Cache
    • B、Cache>主存>硬盘
    • C、Cache>硬盘>主存
    • D、主存>Cache>硬盘

    正确答案:B

  • 第11题:

    问答题
    现代计算机中,SRAM一般用于实现快速小容量的cache,而DRAM用于实现慢速大容量的主存。以前超级计算机通常不提供cache,而是用SRAM来实现主存(如,Cray巨型机),请问:如果不考虑成本,你还这样设计高性能计算机吗?为什么?

    正确答案: 不这样做的理由主要有以下两个方面:
    ①主存越大越好,主存大,缺页率降低,因而减少了访问磁盘所需的时间。显然用DRAM芯片比用SRAM芯片构成的主存容量大的多。
    ②程序访问的局部性特点使得cache的命中率很高,因而,即使主存没有用快速的SRAM芯片而是用DRAM芯片,也不会影响到访问速度。
    解析: 暂无解析

  • 第12题:

    填空题
    在Cache实现的两种写策略中,()的速度快,“写”操作能以Cache存储器速度进行,访存次数少;采用()总能保持Cache和主存内容的一致。

    正确答案: 写回法,写直达法
    解析: 暂无解析

  • 第13题:

    一般来说,Cache的功能(31)。在下列cache 替换算法中,平均命中率最高的是(32)。某32位计算机的cache容量为16KB,cache块的大小为16B,若主存与cache的地址映射采用直接映射方式,则主存地址为6C6EAF(十六进制)的单元装入的cache地址为(33)。

    A.全部由软件实现

    B.由硬件和软件相结合实现

    C.全部由硬件实现

    D.硬件,软件均可实现


    正确答案:C
    解析:高速缓冲存储器Cache是位于CPU与内存之间的临时存储器,它的容量比内存小但交换速度快。在Cache中的数据是内存中的一小部分,其功能全部由硬件实现。

  • 第14题:

    一般来说,Cache的功能(69)。某32位计算机的Cache容量为16KB,Cache块的大小为16 B,若主存与Cache的地址映射采用直接映射方式,则主存地址为 1234E8F8(十六进制)的单元装入的Cache地址为(70)。

    A.全部由软件实现

    B.全部由硬件实现

    C.由硬件和软件相结合实现

    D.有的计算机由硬件实现,有的计算机由软件实现


    正确答案:B

  • 第15题:

    主存与Cache的地址映射方式中,()方式可以实现主存任意一块装入Cache中任意位置,只有装满才需要替换。

    A.全相联

    B.直接映射

    C.组相联

    D.串并联


    正确答案:A

  • 第16题:

    一般来说,Cache的功能(71)。某32位计算机的Cache容量为16KB,Cache块的大小为16B,若主存与Cache的地址映射采用直接映射方式,则主存地址1234E8F8(十六进制数)的单元装入的Cache地址为(72)。在下列Cache替换算法中,平均命中率最高的是(73)。

    A.全部由软件实现

    B.全部由硬件实现

    C.由硬件和软件相结合实现

    D.有的由硬件实现,有的由软件实现


    正确答案:B

  • 第17题:

    ● 下列存储器按存取速度由快至慢排列,正确的是 (57) 。

    (57)

    A. 主存>硬盘>Cache

    B. Cache>主存>硬盘

    C. Cache>硬盘>主存

    D. 主存>Cache>硬盘


    正确答案:B

  • 第18题:

    以下关于Cache和主存叙述中,不正确的是( )。

    A.Cache大小一般小于主存
    B.Cache的存取速度不小于主存
    C.Cache的一个重要指标是命中率
    D.Cache和主存之间不存在地址映射

    答案:D
    解析:
    本题考查存储技术中的Cache基础知识。Cache是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项技术。Cache是介于CPU和主存之间的小容量存储器,但是其存储速度要高于主存。从功能上来看,它是主存的缓冲存储器,由高速SRAM组成。CPU和Cache之间的数据交换是以字为单位,而Cache和主存之间的交换是以块为单位进行的。Cache的一个重要指标是Cache的命中率。主存和Cache之间的地址映射方式包括全相连方式、直接方式和组相连方式三种。其中全相连映射方式中,将主存的一个块的地址与内容一起存于Cache的行中,其中块地址存于Cache的标记部分。直接映射是一种多对一的映射关系,但一个主存块只能拷贝到Cache的一个特定行位置上。组映射方式中每组行数的取值一般较小。当CPU对Cache的修改后,如何与主存内容保持一致,可以选用写回法、全写法和写一次法当中的任何一个。

  • 第19题:

    Cache与主存之间的信息交换通过()。

    • A、硬件实现
    • B、硬件和软件实现
    • C、软件实现
    • D、用户调度实现

    正确答案:A

  • 第20题:

    下面是关于CPU访问主存和高速缓存CAChe关系描述,正确的有()

    • A、没有CAChe的微机,只有主存能与CPU直接进行信息交换
    • B、拥有CAChe的微机,CAChe和主存都能直接与CPU交换信息
    • C、一台装有CAChe的微机,CPU从外存读人数据的顺序是外存→主存→CAChe
    • D、CAChe使用的是半导体动态存储器,所以其中的信息不能长期保留

    正确答案:A,C

  • 第21题:

    实现主存地址与Cache地址的映射是由硬件自动完成。


    正确答案:正确

  • 第22题:

    Cache是通过()来与主存进行信息交换的。

    • A、硬件
    • B、软件
    • C、软件和硬件
    • D、用户调试

    正确答案:A

  • 第23题:

    填空题
    cache和主存构成了(),全由()来实现。

    正确答案: 内存储器,CPU
    解析: 暂无解析