更多“请列出三个VHDL语言的数据类型,如实数、位等、()。”相关问题
  • 第1题:

    VHDL语言数据对象有哪几种?


    正确答案:VHDL语言数据对象有信号,变量,常量。

  • 第2题:

    一个最简单的VHDL语言由哪几部分组成?请简述各部分的主要功能。


    正确答案:有实体说明和构造体两部分组成。实体说明部分规定了设计单元的输入、输出接口信号或引脚,而构造体部分定义了设计单元的具体构造和操作(行为)。

  • 第3题:

    计算机硬件不能直接识别和运行的有()程序。

    • A、 机器语言
    • B、 汇编语言
    • C、 高级语言
    • D、 VHDL

    正确答案:B,C,D

  • 第4题:

    计算机硬件能直接识别和运行的只能是()程序。

    • A、机器语言
    • B、汇编语言
    • C、高级语言
    • D、VHDL

    正确答案:A

  • 第5题:

    默认形式的实数常量的数据类型为float类型。


    正确答案:错误

  • 第6题:

    硬件描述语言的两种主要标准是()

    • A、VHDL和Verilog HDL
    • B、VHDL和AHDL
    • C、AHDL和Verilog HDL
    • D、Verilog HDL和MHDL

    正确答案:A

  • 第7题:

    在VHDL语言中,信号赋值语句使用的代入符是()

    • A、=
    • B、:=
    • C、<=
    • D、==

    正确答案:C

  • 第8题:

    在VHDL语言中,变量的赋值符是()。

    • A、=
    • B、:=
    • C、<=
    • D、==

    正确答案:B

  • 第9题:

    问答题
    简述VHDL语言与计算机语言的差别。

    正确答案: 运行的基础
    –计算机语言是在CPU+RAM构建的平台上运行
    –VHDL设计的结果是由具体的逻辑、触发器组成的数字电路
    执行方式
    –计算机语言基本上以串行的方式执行
    –VHDL在总体上是以并行方式工作
    验证方式
    –计算机语言主要关注于变量值的变化
    –VHDL要实现严格的时序逻辑关系
    解析: 暂无解析

  • 第10题:

    问答题
    简述VHDL语言的主要优点。

    正确答案: VHDL语言的主要优点是:(1)覆盖面广,描述能力强,是一个多层次的硬件描述语言;(2)可读性好,既能够被计算机接受,也容易被人理解;(3)生命期长,它的硬件描述与工艺技术无关,不会因工艺变化而过时;(4)支持大规模设计的分解和已有设计再利用,有利于由多人或多项目组来共同完成一个大规模设计;(5)已成为IEEE承认的一个工业标准,成为一种通用的硬件描述语言。
    解析: 暂无解析

  • 第11题:

    问答题
    判断如下VHDL的操作是否正确,如不正确,请改正。字符a和b的数据类型是BIT,c是INTEGER,执行c<=a+b。

    正确答案: 操作不正确,应把a和b的数据类型改为INTEGER。
    解析: 暂无解析

  • 第12题:

    问答题
    一个最简单的VHDL语言由哪几部分组成?请简述各部分的主要功能。

    正确答案: 有实体说明和构造体两部分组成。实体说明部分规定了设计单元的输入、输出接口信号或引脚,而构造体部分定义了设计单元的具体构造和操作(行为)。
    解析: 暂无解析

  • 第13题:

    VHDL语言构造体的描述方式有哪几种?试述各自的特点。


    正确答案: 1,行为描述:采用进程语句,顺序描述被称为设计实体的行为,
    2,数据流描述(寄存器传输描述):采用进程语句。顺序描述数据流在控制流作用下被加工处理,存储的全过程

  • 第14题:

    简述VHDL语言的主要优点。


    正确答案:VHDL语言的主要优点是:(1)覆盖面广,描述能力强,是一个多层次的硬件描述语言;(2)可读性好,既能够被计算机接受,也容易被人理解;(3)生命期长,它的硬件描述与工艺技术无关,不会因工艺变化而过时;(4)支持大规模设计的分解和已有设计再利用,有利于由多人或多项目组来共同完成一个大规模设计;(5)已成为IEEE承认的一个工业标准,成为一种通用的硬件描述语言。

  • 第15题:

    VHDL是()

    • A、 硬件描述语言
    • B、 软件描述语言
    • C、 构件描述语言
    • D、 软件开发工具

    正确答案:A

  • 第16题:

    试比较C语言和VHDL语言的区别。


    正确答案:VHDL是硬件描述语言,主要用于描述数字系统的结构、行为、功能和接口,用来组建硬件内部结构连接的。
    C语言是软件语言,主要用于控制CPU进行各种运算。
    前者是并行的,后者是顺序执行的。
    VHDL编译后生成的网表文件写入FPGA后,会改变FPGA内部实际电路硬件连接结构。
    C语言编译后生成的可执行文件写入存储器中,能指定CPU进行的具体操作,但是不会对CPU内部硬件电路连接结构造成变化(假设C语言编写的程序在通用计算机或嵌入式MCU上运行,VHDL描述的电路最终映射到FPGA)。

  • 第17题:

    在VHDL语言中的数据主要包括以下3种:()、()、()。


    正确答案:信号;变量;常数

  • 第18题:

    一个完整的VHDL语言程序通常包括:()、()、()、()、()5部分。


    正确答案:实体;构造体;配置;包集合;库

  • 第19题:

    判断如下VHDL的操作是否正确,如不正确,请改正。字符a和b的数据类型是BIT,c是INTEGER,执行c<=a+b。


    正确答案:操作不正确,应把a和b的数据类型改为INTEGER。

  • 第20题:

    问答题
    VHDL语言数据对象有哪几种?

    正确答案: VHDL语言数据对象有信号,变量,常量。
    解析: 暂无解析

  • 第21题:

    判断题
    VHDL语言与计算机C语言的没有差别。
    A

    B


    正确答案:
    解析: 暂无解析

  • 第22题:

    填空题
    请列出三个VHDL语言的数据类型,如实数、位等、()。

    正确答案: 位矢量,字符,布尔量
    解析: 暂无解析

  • 第23题:

    问答题
    VHDL语言的变量和信号有什么区别?

    正确答案: 1,信号赋值是有一定延迟的,而变量赋值是没有延迟的,
    2,对于进程语句来说,进程只对信号敏感,而不对变量敏感
    3,信号在莫一时刻除了具有当前值外,还有一定的历史信息,而变量在某一时刻只包含一个值,
    4,信号可以是多进程的的全局信号,而变量只在定义它的过程,函数,和进程中可见,
    5,信号时硬件中连线的抽象描述,其功能是保存变化的数据值和连接子元件,信号在元件的端口连接元件,变量在硬件中没有类似的对应关系,主要应用于高层次的建模中。
    解析: 暂无解析