采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400 ns,在下述说法中正确的是________。A.在400 ns内,存储器可向CPU提供27位二进制信息B.在100 ns内,每个体可向CPU提供27位二进制信息C.在400 ns内,存储器可向CPU提供28位二进制信息

题目

采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400 ns,在下述说法中正确的是________。

A.在400 ns内,存储器可向CPU提供27位二进制信息

B.在100 ns内,每个体可向CPU提供27位二进制信息

C.在400 ns内,存储器可向CPU提供28位二进制信息


相似考题
参考答案和解析
正确答案:A
更多“采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400 ns,在下述说法中正确 ”相关问题
  • 第1题:

    一个四体并行低位交叉存储器,每个模块的容量是64K×32位,存取周期为200ns。在下述说法中()是正确的

    A.在200ns内,存储器能向CPU提供256位二进制信息

    B.在200ns内,存储器能向CPU提供128位二进制信息

    C.在50ns内,每个模块能向CPU提供32位二进制信息

    D.在100ns内,每个模块能向CPU提供32位二进制信息


    在200纳秒中,存储器能向CPU提供128位二进制信息。

  • 第2题:

    采用四体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400ns,在下述说法中()是正确的

    A.在0.1μs内,存储器可向CPU提供64位二进制信息

    B.在0.1μs内,每个体可向CPU提供16位二进制信息

    C.在0.4 μs内,存储器可向CPU提供64位二进制信息

    D.在0.4 μs内,存储器可向CPU提供16位二进制信息


    在0.4微秒内,存储器可向CPU提供2的6次方位二进制信息。

  • 第3题:

    一个四体并行交叉存储器,每个模块容量是64K x 32位,存取周期为200ns。在一个存取周期中,存储器能向CPU提供()位二进制信息。

    A.32

    B.64

    C.128

    D.256


    在200ns内,存储器能向CPU提供128位二进制信息

  • 第4题:

    采用八体并行低位交叉存储器,设每个体的存储容量为32K*16位,存取周期为400ns,总线传输周期为50ns,在下列说法中正确的是___

    A.无正确答案

    B.在50ns内,存储器能向CPU提供256位二进制信息

    C.在50ns内,存储器能向CPU提供128位二进制信息

    D.在50ns内,存储器能向CPU提供512位二进制信息


    A

  • 第5题:

    采用八体并行低位交叉存储器,设每个体的存储容量为32K×16位,存取周期为400ns,在下述说法中正确的是()

    A.在400ns内,存储器可向CPU提供128位二进制信息

    B.在100ns内,每个体可向CPU提供128位二进制信息

    C.在400ns内,存储器可向CPU提供256位二进制信息

    D.在100ns内,存储器可向CPU提供256位二进制信息


    A