参考答案和解析
A
更多“11、有10条地址线的半导体存储芯片,若采用字译码方式,则有()条储单元选择控制线。”相关问题
  • 第1题:

    设存储器的地址线有15条,存储单元为字节,采用2K×4位芯片,按全译码方法组成存储器,当该存储器被扩充成最大容量时,需要此种存储芯片的数量是( )。

    A.16片

    B.32片

    C.64片

    D.128片


    正确答案:B

  • 第2题:

    存储器组成中,若某块存储芯片采用部分译码法,有2条地址线未使用,则该存储芯片中的每个单元有

    A.1个地址号

    B.2个地址号

    C.3个地址号

    D.4个地址号


    正确答案:D

  • 第3题:

    地址总线为A15(高位)~A0(低位),若用1K×4的存储芯片组成4K字节存储器,并且以地址总线的高位做片选,则加在各存储芯片上的地址线是()。

    A.A15~A0
    B.A11~A0
    C.A9~A0
    D.A8~A0

    答案:C
    解析:

  • 第4题:

    存储器芯片的容量通常用a×b方式表示,a为字数,b为每个字的位数则2k×16有()位地址线和数据线

    • A、11条地址线,16条数据线
    • B、16条地址线,8条数据线
    • C、24条地址线,32条数据线
    • D、32条地址线,4条数据线

    正确答案:A

  • 第5题:

    若存储体中有1K个存储单元,采用双译码方式时要求译码输出线为()

    • A、64
    • B、32
    • C、560
    • D、9

    正确答案:A

  • 第6题:

    半导体存储器芯片的译码驱动方式有几种?


    正确答案: 半导体存储器芯片的译码驱动方式有两种:线选法和重合法。
    线选法:地址译码信号只选中同一个字的所有位,结构简单,费器材;
    重合法:地址分行、列两部分译码,行、列译码线的交叉点即为所选单元。这种方法通过行、列译码信号的重合来选址,也称矩阵译码。可大大节省器材用量,是最常用的译码驱动方式。

  • 第7题:

    设某系统的CPU有地址线16条,连接了4K ROM和1K RAM。已知ROM用8708芯片(1024×8),RAM用2114芯片(1024×4)。若用高位地址线全译码输出作为各芯片的选片信号,最高地址的4条输出线接ROM,最低地址的输出线接RAM,则各片的地址范围是多少? 


    正确答案: 4片ROM地址范围是F000H~F3FFH,F400H~F7FFH,F800H~FBFFH,FC00H~FFFFH;RAM的地址范围是0000H~03FFH。

  • 第8题:

    用2K×4位RAM构成64KB的存储系统,需要多少RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。


    正确答案: 64片。
    9位。其中A16~A19固定,A10~A15译码形成组选信号。

  • 第9题:

    若地址总线为A15(高位)~A0(低位),若用2KB的存储芯片组成8KB存储器,则加在各存储芯片上的地址线是()。

    • A、A11~A0
    • B、A10~A0
    • C、A9~A0
    • D、A8~A0

    正确答案:B

  • 第10题:

    字节单元和字单元如何区分?若给出一个地址,如何知道要访问的是字节单元还是字单元?


    正确答案: 字节单元保存8位数,字单元保存16位数。
    根据源操作数的属性确定要访问的是字节单元还是字单元。

  • 第11题:

    2048×8位的存储芯片,地址线和数据线各有几位,有多少个基本存储单元?


    正确答案:2048×8位的存储芯片,其地址线为11位,数据线为8位,共有2048×8个基本存储单元。

  • 第12题:

    单选题
    在存储器连线时,线片控制采用()方式时,不存在()的问题,即所分配的地址是连续的。
    A

    全译码地址重叠

    B

    线选控制地址浮动

    C

    线选控制地址重叠

    D

    全译码地址浮动


    正确答案: C
    解析:

  • 第13题:

    设存储器的地址线有16条,基本存储单元为字节,若采用2K×4位芯片,按全译码方法组成按字节编址的存储器,当该存储器被扩充成最大容量时,需要此种存储2S芯片的数量是【 】片。


    正确答案:64
    64

  • 第14题:

    某256×1位的存储芯片内部结构为16×16的存储元矩阵,且采用“重合法”的译码驱动方式来选择存储元,则该芯片引脚中地址线的数目为()。

    A.256
    B.32
    C.16
    D.8

    答案:D
    解析:
    当采用“重合法”时,存储芯片内行、列各使用16根选择线便可选中16×16矩阵中的任一位;又采用译码器时,4根地址线即可对应16根选择线,故该芯片引脚中地址线数目为4+4=8。注意,当行地址与列地址分两次传送时,可将芯片引脚中地址线数减少到4,但题中未给出相关说明,且无对应选项。

  • 第15题:

    在统一编址的方式下,区分存储单元和I/O设备是靠()。

    A.不同的地址码
    B.不同的地址线
    C.不同的控制线
    D.不同的数据线

    答案:A
    解析:
    在外设寄存器和主存单元统一编址的情况下,没有专门的I/O指令,就用访存指令来实现I/O操作,区分存储单元和I/O设备全靠它们各自不同的地址码。

  • 第16题:

    内存容量为16KB的存储芯片,数据线8条,地址线为()

    • A、13条
    • B、14条
    • C、15条
    • D、16条

    正确答案:D

  • 第17题:

    I/O编址方式为统一编址时,存储单元和I/O设备是靠()来区分的。

    • A、不同的地址线
    • B、不同的地址码
    • C、不同的控制线
    • D、都不对

    正确答案:B

  • 第18题:

    6116芯片地址及数据线的条数分别为()

    • A、11条地址线,16条数据线
    • B、10条地址线,8条数据线
    • C、11条地址线,8条数据线
    • D、10条地址线,16条数据线

    正确答案:C

  • 第19题:

    设某系统有20条地址线,现欲以4K×1b的RAM芯片构成64KB的存储系统,试问:需要()片这样的芯片。用全译码方式进行地址译码,参与片外译码的地址线是()条。


    正确答案:128;4

  • 第20题:

    某半导体静态存储器芯片的地址线为A12-AO,数据线为D3~DO,若组成容量为64KB存储器,需要该种存储芯片的片数为()

    • A、16片
    • B、8片
    • C、4片
    • D、2片

    正确答案:A

  • 第21题:

    ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可有()个字。

    • A、10
    • B、102
    • C、210
    • D、104

    正确答案:C

  • 第22题:

    当单片机所有多余的地址线都接到译码器的信号输入端时,这种译码方式称为()。

    • A、线译码
    • B、部分译码
    • C、全译码
    • D、混合译码

    正确答案:C

  • 第23题:

    单选题
    内存容量为16KB的存储芯片,数据线8条,地址线为()
    A

    13条

    B

    14条

    C

    15条

    D

    16条


    正确答案: A
    解析: 暂无解析

  • 第24题:

    单选题
    若存储体中有1K个存储单元,采用双译码方式时要求译码输出线为()
    A

    64

    B

    32

    C

    560

    D

    9


    正确答案: B
    解析: 暂无解析