假定一个存储器系统支持4体交叉存取,某程序执行过程中访问地址序列为3,9,17,2,51,37,13,4,8,41,67,10,则哪些地址访问会发生体冲突?

题目

假定一个存储器系统支持4体交叉存取,某程序执行过程中访问地址序列为3,9,17,2,51,37,13,4,8,41,67,10,则哪些地址访问会发生体冲突?


相似考题
更多“假定一个存储器系统支持4体交叉存取,某程序执行过程中访问地址序列”相关问题
  • 第1题:

    某虚拟存储系统采用最近使用频率最少的页面淘汰算法,计算使用频率的区间为前5次页面访问。现有一个访问页面的序列: 2 6 1 5 7 7 7 7 5 1 6 2 3 4 1 2 3 4 4 4 3 4 假定系统分配给该进程3个内存页面,刚开始时内存为空。执行这段程序将会产生 (26)缺页中断(程序的存储不计,当使用频率相同时,按最近访问优先保留的方式处理)。

    A.14次

    B.11次

    C.12次

    D.13次


    正确答案:D
    解析:所谓最近使用频率最少的淘汰算法,是指系统在运行过程中不断地计算在内存的每一个页面从当时向前的一个定长区间里被访问的次数。当发生缺页中断,需要淘汰一页时,选择访问次数最少的那个页面将该页面放回磁盘,再将需调入的页面放入空出来的内存区间。这种方法需要硬件机制来辅助实现,一种近似方法是为每一个内存页面附加一个寄存器,每执行一条指令,寄存器左移一位,若刚才这一条指令访问了该页面,则最后一位为1,否则为零。于是,寄存器中为1的位数即代表了在这一段区间(区间长为寄存器的位数)内相应页面被访问的频率。本题中,计算访问频率的区间长度为5,表示寄存器只有5位,缺页次数为13。正确答案应该为D。

  • 第2题:

    假设某计算机具有1 MB的内存(目前使用的计算机往往具有128 MB以上的内存),并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(42)位。为了使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,1字节的地址码应(43)。若存储器周期为200ns,且每个周期可访问4字节,则该存储器带宽为(44)b/s。假如程序员可用的存储空间为4MB,则程序员所用的地址为(45),而真正访问内存的地址称为(46)。

    A.10

    B.16

    C.20

    D.32


    正确答案:C

  • 第3题:

    用64K×8的RAM芯片和32K×16的ROM芯片设计一个256K×16的存储器,地址范围为00000H~3FFFFH,其中ROM的地址范围为10000H~1FFFFH,其余为RAM的地址。则地址线为(1)根,数据线为(2)根;ROM需要(3)片,RAM需要(4)片。

    CPU执行一段程序时,Cache完成存取的次数为5000次,主存完成存取的次数为200次。已知Cache的存取周期为40ns,主存的存取周期为160ns。其两级存储器的平均访问时间为(5)ns。

    A.18

    B.9

    C.16

    D.8


    正确答案:A

  • 第4题:

    某操作系统的虚存管理采用的页面淘汰算法是优化(OPT)算法,为每个进程分配3个页面。现有一个进程的一段程序,其访问的操作数所在页面的序列为: 1 4 6 5 3 4 5 2 5 4 3 5 1 2 4 1 假定开始时内存为空,执行这段程序将产生(25)次缺页中断(程序的存储不计)。

    A.8

    B.9

    C.13

    D.10


    正确答案:B
    解析:本题考查的是虚存中关于优化算法和其他一些概念与运用。由于系统为每个进程分配3个页面的内存,意味着进程的程序运行时最多只有3页的空间存放操作内容。所谓优化算法是在发现需要访问的操作内容所在页面不在内存时,发生缺页中断转入操作系统程序处理。操作系统将审查程序的访问页面序列,挑选从当时开始被访问时间最晚(亦即访问页面序列中出现最靠后)的那个页面,将其存回磁盘(称之为淘汰),再将需要访问的页面调入内存,占据刚刚淘汰页面的内存区域。表中y表示本次访问的操作对象在内存,n表示不在内存,即发生缺页中断,需要进行淘汰与页面调入。因此,缺页中断为9次,正确答案为B。

  • 第5题:

    有一个分页系统,其页表存放在主存里 (1)如果对内存的一次存取要1.2微秒,试问实现一次页面访问的存取需花多少时间? (2)若系统配置了联想存储器,命中率为80×%,假定页表表目在联想存储器的查找时间忽略不计,试问实现一次页面访问的存取时间是多少?


    正确答案: (1)2.4微秒
    (2)0.8×1.2+0.2×2.4=0.76+0.48=1.24微秒

  • 第6题:

    存储器采用单体单字,还是多体交叉并行存取,对系统结构设计是透明的。


    正确答案:正确

  • 第7题:

    在计算机硬件系统中,在指令的操作数字段中所表示的内存地址被称为(),用它计算出来的送到内存用以访问一个存储器单元的地址被称为();在讲解虚拟存储器时,程序的指令中使用的是存储器的(),经过地址变换后得到的可以用以访问一个存储器单元的地址被称为()。


    正确答案:形式地址;有效地址;逻辑地址;物理地址

  • 第8题:

    在MCS-51中PC和DPTR都用于提供地址,但PC是为访问程序存储器提供地址,而DPTR是为访问()存储器提供地址。


    正确答案:数据

  • 第9题:

    问答题
    假定一个存储器系统支持4体交叉存取,某程序执行过程中访问地址序列为3,9,17,2,51,37,13,4,8,41,67,10,则哪些地址访问会发生体冲突?

    正确答案: 对于4体交叉访问的存储系统,每个存储模块的地址分布为: Bank0:0、4、8、12、16 … … 
    Bank1:1、5、9、13、17 …37 …41… 
    Bank2:2、6、10、14、18 … … 
    Bank3:3、7、11、15、19…51…67 
    如果给定的访存地址在相邻的4次访问中出现在同一个Bank内,就会发生访存冲突。所以,17和9、37和17、13和37、8和4发生冲突。
    解析: 暂无解析

  • 第10题:

    填空题
    程序存储器的寻址空间为64K(),这包括片内DARAM和片内FLASH EEPROM/ROM。当访问片外程序地址空间时,DSP自动产生一个访问外部程序地址空间的信号()。

    正确答案: 字,PS
    解析: 暂无解析

  • 第11题:

    填空题
    在计算机硬件系统中,在指令的操作数字段中所表示的内存地址被称为(),用它计算出来的送到内存用以访问一个存储器单元的地址被称为();在讲解虚拟存储器时,程序的指令中使用的是存储器的(),经过地址变换后得到的可以用以访问一个存储器单元的地址被称为()。

    正确答案: 形式地址,有效地址,逻辑地址,物理地址
    解析: 暂无解析

  • 第12题:

    单选题
    假设某计算机具有1MB的内存,并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(1)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(2)。若存储周期为200ns,且每个周期可访问4个字节,则该存储器带宽为(3)bps。假如程序员可用的存储空间为4MB,则程序员所用的地址为(4),而真正访问内存的地址为(5)。空白(3)处应选择()
    A

    20M

    B

    40M

    C

    80M

    D

    160M


    正确答案: A
    解析: 暂无解析

  • 第13题:

    假设某计算机具有 1MB的内存(目前使用的计算机往往具有 64MB 以上内存),并按字节编

    址 ,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制____位.为使4 字节组成

    的 字段从存储器中一次读出,要求存放存储器中的字边界对齐,一个字节的地址码应_____若

    存储器周期为 200ns,且每个周期可访问 4 个字节,则该存储器带宽为_____bit/s 假如程序员

    所用的地址为______,而真正访问内存的地址称为_______

    A.(1)10 (2)16 (3) 20 (4)32

    B.(1)最低两位 00 (2)最低两位为 10 (3)最高两位为00 (4)最高两位为 10

    C.(1)20M (2)40M (3)80M (4)160M

    D.(1)有效地址 (2)程序地址 (3)逻辑地址 (4)物理地址

    E.(1)指令地址 (2)物理地址 (3)内存地址 (4)数据地址


    正确答案:
     

  • 第14题:

    假设某计算机具有1MB的内存(目前使用的计算机往往具有64MB以上的内存),并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(86)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(87)。若存储周期为200ns,且每个周期可访问4字节,则该存储器带宽为(88)b/s。假如程序员可用的存储空间为4MB,则程序员所用的地址为(89),而真正访问内存的地址称为(90)。

    A.10

    B.16

    C.20

    D.32


    正确答案:C

  • 第15题:

    虚拟存储器的作用是允许(1)。它通常使用(2)作为它的一个主要组成部分。对它的调度方法与(3)基本相似,即把要经常访问的数据驻留在高速存储器中,因为使用虚拟存储器,指令执行时(4)。在虚拟存储系统中常使用相联存储器进行管理,它是(5)寻址的。

    A.直接使用外存替内存

    B.添加此地址字长允许的更多内存容量

    C.程序直接访问比内存更大的地址空间

    D.提高内存的访问速度


    正确答案:C

  • 第16题:

    某计算机字长为32位,存储器存取周期为100ns,则存储器的带宽为(10);若CPU执行一段程序,访问存储器1600次,访问cache400次(cache的存储周期为50s),则平均访问存储器的时间为(11)。

    (63)

    A.32×106bit/s

    B.32×107bit/s

    C.107bit/s

    D.3200bit/s


    正确答案:B

  • 第17题:

    假设某计算机具有1MB的内存,并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(1)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(2)。若存储周期为200ns,且每个周期可访问4个字节,则该存储器带宽为(3)bps。假如程序员可用的存储空间为4MB,则程序员所用的地址为(4),而真正访问内存的地址为(5)。空白(1)处应选择()

    • A、10
    • B、16
    • C、20
    • D、32

    正确答案:C

  • 第18题:

    一个4体低位交叉的存储器,假设存储周期为T,CPU每隔1/4存取周期启动一个存储体,试问依次访问64个字需多少个存取周期?


    正确答案:4体低位交叉的存储器的总线传输周期为τ,τ=T/4,依次访问64个字所需时间为:t=T+(64-1)τ=T+63T/4=16.75T

  • 第19题:

    EA是外部程序存储器地址允许输入端。当EA引脚接高电平时,CPU从片内程序存储器地址()单元开始执行程序,当地址超过4KB时,将自动执行片外程序存储器的程序。

    • A、1000H
    • B、0030H
    • C、0000H
    • D、0007H

    正确答案:C

  • 第20题:

    假设某计算机具有1MB的内存,并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(1)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(2)。若存储周期为200ns,且每个周期可访问4个字节,则该存储器带宽为(3)bps。假如程序员可用的存储空间为4MB,则程序员所用的地址为(4),而真正访问内存的地址为(5)。空白(4)处应选择()

    • A、有效地址
    • B、程序地址
    • C、逻辑地址
    • D、物理地址

    正确答案:C

  • 第21题:

    单选题
    假设某计算机具有1MB的内存,并按字节编址,为了能存取该内存各地址的内容,其地址寄存器至少需要二进制(1)位。为使4字节组成的字能从存储器中一次读出,要求存放在存储器中的字边界对齐,一个字的地址码应(2)。若存储周期为200ns,且每个周期可访问4个字节,则该存储器带宽为(3)bps。假如程序员可用的存储空间为4MB,则程序员所用的地址为(4),而真正访问内存的地址为(5)。空白(5)处应选择()
    A

    指令地址

    B

    物理地址

    C

    内存地址

    D

    数据地址


    正确答案: D
    解析: 暂无解析

  • 第22题:

    问答题
    一个4体低位交叉的存储器,假设存储周期为T,CPU每隔1/4存取周期启动一个存储体,试问依次访问64个字需多少个存取周期?

    正确答案: 4体低位交叉的存储器的总线传输周期为τ,τ=T/4,依次访问64个字所需时间为:t=T+(64-1)τ=T+63T/4=16.75T
    解析: 暂无解析

  • 第23题:

    问答题
    有一个分页系统,其页表存放在主存里 (1)如果对内存的一次存取要1.2微秒,试问实现一次页面访问的存取需花多少时间? (2)若系统配置了联想存储器,命中率为80×%,假定页表表目在联想存储器的查找时间忽略不计,试问实现一次页面访问的存取时间是多少?

    正确答案: (1)2.4微秒
    (2)0.8×1.2+0.2×2.4=0.76+0.48=1.24微秒
    解析: 暂无解析