参考答案和解析
正确答案: 1、自上而下的设计方法(Top-Down)
2、自下而上的设计方法(Bottom-Up)
3、综合设计的方法
更多“Verilog HDL语言进行电路设计方法有哪几种?”相关问题
  • 第1题:

    Verilog HDL中assign为持续赋值语句。()

    此题为判断题(对,错)。


    参考答案:对

  • 第2题:

    Verilog HDL中整数型常量是不可以综合的。()

    此题为判断题(对,错)。


    参考答案:错

  • 第3题:

    Verilog语言即适合可综合的电路设计,也可胜任电路与系统的仿真。()

    此题为判断题(对,错)。


    参考答案:对

  • 第4题:

    数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)


    正确答案:
            

  • 第5题:

    通用程序设计语言可用于编写多领域的程序,( )属于通用程序设计语言。

    A.HTMLB.SQLC.JavaD.Verilog


    正确答案:C

  • 第6题:

    通用程序设计语言可用于编写多领域的程序,(30)属于通用程序设计语言。

    A.HTML
    B.SQL
    C.JavA.
    D.Verilog

    答案:C
    解析:
    可参考《程序员教程(第四版)》P208。汇编语言是与机器语言对应的程序设计语言,因此也是面向机器的语言。 从适用范围而言,某些程序语言在较为广泛的应用领域被使用来编写软件,因此成为通用程序设计语言,常用的如 C/C++ ,Java等。关系数据库查询语言特指SQL,用于存取数据以及查询、更新和管理关系数据库系统中的数据。函数式编程是一种编程范式,它将计算机中的运算视为函数的计算。函数编程语言最重要的基础是演算 (lambda calculus) ,其可以接受函数当作输入(参数〉和输出(返回值〉。

  • 第7题:

    在利用FPGA/CPLD进行逻辑电路设计时,综合后的结果是( )。

    A.Verilog或VHDL等源文件
    B.电路级的网表文件
    C.仿真结果
    D.可烧写的编程文件

    答案:B
    解析:
    本题考查FPGA/CPLD的基础知识。FPGA/CPLD在进行逻辑电路设计时,一般使用HDL语言进行输入设计,综合就是把HDL语言转换为综合网表的过程。综合网表中除了包含从HDL语言中推断出的与门、非门等组合逻辑和寄存器等时序逻辑之外,还包含FPGA特有的各种原语,诸如LUT、BRAM等硬件模块,以及这些模块的属性和约束信息。Xilinx的ISE中包含综合工具,综合完成后,可以用文本工具查看综合输出文件,综合输出一个重要结果是网表文件,用于描述布局布线。在进行最终比特流生成过程中,需要使用对应的比特流生成工具。?在FPGA中包含各种仿真,比如前仿真、后仿真、功能仿真、时序仿真、行为级仿真、RTL电路级仿真、综合后仿真、门级仿真、布局布线后仿真等等。

  • 第8题:

    随着EDA技术的不断完善与成熟,()的设计方法更多的被应用于Verilog HDL设计当中。


    正确答案:自顶向下

  • 第9题:

    Verilog语言与C语言的区别,不正确的描述是()

    • A、Verilog语言可实现并行计算,C语言只是串行计算;
    • B、Verilog语言可以描述电路结构,C语言仅仅描述算法;
    • C、Verilog语言源于C语言,包括它的逻辑和延迟;
    • D、Verilog语言可以编写测试向量进行仿真和测试。

    正确答案:C

  • 第10题:

    下面哪个是可以用verilog语言进行描述,而不能用VHDL语言进行描述的级别?()

    • A、开关级
    • B、门电路级
    • C、体系结构级
    • D、寄存器传输级

    正确答案:A

  • 第11题:

    下列哪一种不是硬件描述语言()

    • A、AHDL
    • B、VHDL
    • C、C++
    • D、Verilog

    正确答案:C

  • 第12题:

    判断题
    传统的系统硬件设计方法是采用自上而下(top down)的设计方法,利用硬件描述语言(HDL)的硬件电路设计方法采用自下而上(bottom up)的设计方法。
    A

    B


    正确答案:
    解析: 暂无解析

  • 第13题:

    Verilog HDL中实数型和字符串型常量是可以综合的。()

    此题为判断题(对,错)。


    参考答案:错

  • 第14题:

    Verilog HDL中的变量一般分为两种数据类型:net型和variable型。()

    此题为判断题(对,错)。


    参考答案:对

  • 第15题:

    Verilog HDL数据类型是用来表示数字电路中的物理连线、数据存储和传输单元等物理量的。()

    此题为判断题(对,错)。


    参考答案:对

  • 第16题:

    你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)


    正确答案:
            

  • 第17题:

    通用编程语言是指能够用于编写多种用途程序的编程语言,( )属于适用编程语言。

    A.HTMLB. SQLC. JavaD. Verilog


    正确答案:C

  • 第18题:

    下列语言中,()是一种通用的编程语言

    A.HTML
    B.SQL
    C.Python
    D.Verilog

    答案:C
    解析:
    选项A是一种标记语言。选项B是数据库查询语言。选项C是编程语言。选项D用于描述硬件。

  • 第19题:

    通用编程语言是指能够用于编写多种用途程序的编程语言,( )属于适用编程语言。

    A.HTML
    B.SQL
    C.Java
    D.Verilog

    答案:C
    解析:
    HTML:超级文本标记语言是标准通用标记语言,不是编程语言。SQL:是结构化查询语言,是关系数据的标准语言?Java:Java是一个纯面向对象的程序设计语言。Java的一个最大的特点是一种半解释语言。编译程序首先把原程序编译为中间代码,然后通过不同平台上的Java虚拟机(Java?VM)解释执行这些中间代码。较新的方式是不同平台上的Java虚拟机把这些中间代码编译为本级代码(Native?Code)再执行,以提高执行速度。因此,Java语言提供了强大的跨平台能力,尤其适用于互联网上的信息系统的开发。?Verilog:是一种硬件描述语言,以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。

  • 第20题:

    传统的系统硬件设计方法是采用自上而下(top down)的设计方法,利用硬件描述语言(HDL)的硬件电路设计方法采用自下而上(bottom up)的设计方法。


    正确答案:错误

  • 第21题:

    Verilog HDL中任务可以调用其他任务和()。


    正确答案:函数

  • 第22题:

    简述Verilog HDL编程语言中函数与任务运用有什么特点?


    正确答案: 函数和任务都能独立完成相应电路功能,通过在同一模块中的调用实现相应逻辑电路功能。但它们又有以下不同:
    ⑴、函数中不能包含时序控制语句,对函数的调用,必须在同一仿真时刻返回。而任务可以包含时序控制语句,任务的返回时间和调用时间可以不同。
    ⑵、在函数中不能调用任务,而任务中可以调用其它任务和函数。但在函数中可以调用其它函数或函数自身。
    ⑶、函数必须包含至少一个端口,且在函数中只能定义input端口。任务可以包含0个或任何多个端口,且可以定义input、output和inout端口。
    ⑷、函数必须返回一个值,而任务不能返回值,只能通过output或inout端口来传递执行结果。

  • 第23题:

    硬件描述语言的两种主要标准是()

    • A、VHDL和Verilog HDL
    • B、VHDL和AHDL
    • C、AHDL和Verilog HDL
    • D、Verilog HDL和MHDL

    正确答案:A